CODASIP扩展支持西部数据EH2和EL2 RISC-V核的SWERV包

News & Docs, Press Releases

德国慕尼黑—2020年6月2日—可配置RISC-V®嵌入式处理器IP的领先供应商Codasip GmbH今天宣布,Codasip SweRV支持包已扩展到包括开源、基于RISC-V的SweRV核心™ EH2和EL2,这两款核是西部数字(Western Digital)公司为芯片联盟做出的贡献。这些已添加到已发布的SweRV 核EH1架构上。

SweRV核心EH2和EL2可通过CHIPS联盟提供给CHIPS Alliance,这是一个开源开发组织,旨在提供一个无障碍的环境,允许对开源软件和硬件代码进行协作。在Codasip和Western Digital RISC-V团队的密切合作下,芯片联盟发布的Codasip SweRV支持包中迅速包含了EH2和EL2。

SweRV核EH2是一个高性能的32位、双线程、超标量、9级流水线核心,仿真性能高达6.3 CoreMark/MHz,在TSMC16nm下面积为0. 067mm2。内核支持RISC-RV32IMAC指令集和位操作扩展。

SweRV核EH2

SweRV核EL2是第二代SweRV核心,针对中等性能的嵌入式应用。它是一个32位,4级流水线,仿真性能为3.6 CoreMark/MHz,支持RISC-RV32IMC指令集。

SweRV核EL2

SweRV核EL2

Codasip IP开发高级主管Přemysl Václavík指出: “我们很高兴通过芯片联盟发布对Western Digital的SweRV EH2和EL2核的支持。“双线程SweRV EH2提供了出色的嵌入式性能和EL2巨大的硅效率。我们的SweRV支持包使其在市场上能保证客户迅速商用。我们期待这一解决方案有助于加速RISC-V生态系统的发展。”

SweRV支持包由Codasip与Western Digital合作开发,提供了一套完整的工具和组件,用于设计、实现、测试和编写基于SweRV核心芯片系统的软件,集成到一个智能即用工作环境中。针对教育市场的免费版本包含对软件工具链、开源EDA工具、设计流程集成和用户论坛的支持。Pro版本还为商业EDA流和专业客户支持提供支持。