产品组合

L11

作为Codasip RISC-V产品家族体积最小的成员,L11的三级流水线部署实用高效,尤其是在低功耗且对硅片大小要求较高的应用领域大有作为。

特点及优势:

可配置设计

Diagram - L11 Core

L11作为一个32位RISC-V嵌入式CPU(RV32EMC),带有一个硬件乘法器和除法器。它可以配置可选的物理内存保护,以协助提高其性能。

软件开发

L11使用标准AMBA ,AHB或AXI Lite接口,轻松实现与现有系统的连接和互连。更重要的是,L11是为简化软件开发而设计的,具有以下基本功能:

  • 标准RISC-V调试接口
  • 调试规范 -指令精确模型–用于在在硬件可用之前执行软件
  • 周期精确模型–当时间限制要求精确执行时用于软件算法优化
  • 完整的跟踪能力–在周期精确模型中,用于寻找隐藏的漏洞。

可定制嵌入式RISC-V内核

不管是寻求实现最佳PPA指标,还是需要为其任务而量身定制,都可以通过修改L11内核来实现。L11以CodAL形式交付并附带一个架构许可证,并可以通过Codasip Studio在微架构和架构级别上完全定制。

客户案例

可交付项:

  • HDK
  • 包括指令精确模型和周期精确模型在内的SDK
  • FPGA比特流
  • 用于前/后端的脚本和测试平台
  • 启动软件
  • 文档

FPGA评估平台

L11配有可选的FPGA评估平台,通过该平台既可评估标准的现成内核,也可以对定制内核进行评估。在整个定制产品的开发过程中使用该平台来检查功能、开发和优化软件,同时也可以用于演示和产品原型设计等。

联系我们